proginn1802462046
15小时前在线
全职 · 500/日  ·  10875/月
工作时间: 工作日22:00-23:00、周末08:00-20:00工作地点: 远程
服务企业: 0家累计提交: 0工时
联系方式:
********
********
********
聊一聊

使用APP扫码聊一聊

个人介绍

具有责任心和耐心、具有合作精神和进取精神,时刻保持乐观的心态。


工作经历

  • 2022-12-26 -至今字节跳动高级软件工程师

    字节跳动作为全球领先的科技企业,依托人工智能与大数据技术构建了包括短视频、信息平台、企业服务等在内的多元化数字生态。在AI芯片研发领域,公司专注于突破性算力解决方案的创新研发。 工作职责: 1. 芯片系统启动架构:主导AI芯片系统启动方案的设计与开发,构建从硬件初始化到操作系统加载的全链路引导体系 2. 底层驱动开发:研发基于RISC-V/ARM架构的低功耗驱动组件,实现芯片功能单元的高效调度与能耗管理 3. 电源管理优化:设计智能功耗调控算法,开发DVFS动态调频、电源门控等核心模块,达成业界领先的能效指标 4. 硬件协同开发:深度参与芯片架构设计,主导验证FPGA原型系统的低功耗特性,推动软硬件协同优化

  • 2021-04-10 -2022-12-24阿里巴巴高级软件工程师

    阿里巴巴集团作为全球数字经济基础设施构建者,依托领先的云计算、物联网及AI技术,构建了覆盖电商、金融科技、物流、数字娱乐等领域的商业操作系统。集团旗下达摩院在芯片研发领域持续突破,其IoT芯片团队致力于打造端侧智能的算力基座。 工作职责: ​总线协议栈开发​ 主导UART/I2C/SPI等低速总线协议栈开发,构建符合Arm Mbed OS规范的设备通信框架;负责eMMC/USB3.0/PCIe等中高速接口全链路驱动栈开发,实现存储与数据传输的硬件加速机制。 ​低功耗架构设计​ 开发基于RISC-V指令集的电源状态机管理系统,设计时钟门控、电压岛划分等电源门控策略,在AliOS Things物联网系统中实现μA级待机功耗控制。 ​硬件协同开发​ 主导FPGA原型验证平台的Bring-up工作,构建从RTL仿真到物理层信号完整性分析的闭环验证体系,优化芯片IP核的PPA(性能-功耗-面积)指标。

  • 2017-06-10 -2021-03-08紫光展锐软件开发工程师

    紫光展锐作为全球领先的无线通信芯片供应商,依托5G/4G多模基带技术及AIoT融合架构,构建覆盖智能手机、工业互联、车规电子等领域的泛连接芯片矩阵。公司持续突破SoC系统级创新,产品已通过全球100+运营商认证及ISO 26262车规级标准验证。 工作职责: ​移动平台功耗架构设计​ 主导5G智能终端芯片的电源域划分策略,开发基于Big.Little架构的动态功耗分配算法,在Linux内核层实现DVFS(动态电压频率调整)与C-state(核心休眠状态)的协同优化,达成待机功耗降低40%的能效突破。 ​总线驱动全栈开发​ 构建符合UniPro/MIPI联盟标准的底层驱动框架,覆盖UART/I2C/SPI低速总线协议栈开发,优化UFS3.1/eMMC5.1存储接口时序控制模块,实现DDR5内存控制器6000Mbps传输速率的稳定性保障。 ​芯片级能效优化​ 设计时钟门控(Clock Gating)与电源门控(Power Gating)的硬件联动机制,开发芯片级功耗监测系统(PMU),通过实时追踪CPU/GPU/NPU计算单元的能效曲线,构建智能温控补偿算法。 ​软硬件协同验证​ 主导FP

教育经历

  • 2011-09-01 - 2014-07-10中国矿业大学电子科学与技术硕士

  • 2007-09-10 - 2011-07-10大连理工大学电子信息本科

语言

普通话
0
1
2
3
4
5
0
1
2
3
4
5

技能

C
Android
嵌入式
0
1
2
3
4
5
0
1
2
3
4
5
更新于: 04-12 浏览: 14